## Логичко пројектовање

Предавање 7/10 **Меморије** 

## **Увод**

- Термин меморија се користи за описивање система са могућношћу складиштења дигиталних података.
- Ове врсте система складиште дигиталне информације користе транзисторе, осигураче и/или кондензаторе на једном супстрату полупроводника.
- Меморија се такође може имплементирати помоћу других технологијс осим полупроводника.
- Диск јединице чувају информације променом поларитета магнетних поља на кружном супстрату. Два магнетна поларитета (север и југ) се користе за представљање различитих логичких вредности (тј. 0 или 1).
- Оптички дискови употребљавају ласере за спаљивање удубљења у рефлектујуће супстрате. Бинарна информација је представљено светлошћу која се одбија (нема удубљења) или се не рефлектује (присутно удубљење).
- Полупроводничка меморија нема покретне делове, па се назива SSD (solidstate memory) и може да садржи више информација по јединици површине од диск меморије.
- Без обзира на технологију која се користи за складиштење бинарних података, сва меморија има заједничке атрибуте и терминологију.

0

## Модел мапирања меморије

- Информације складиштене у меморији називају се подацима.
- Када је информација смешта у меморију, та операција се назива "упис". Када се информације преузимају из меморија, та операција се назива "читање". Да би се приступило подацима у меморији, корисити се "адреса".
- Док се подацима може приступити и као појединачним битовима, како би се смањио број потребних адресних локација, подаци се обично групишу у N-битне речи.
- Ако меморијски систем има N=8, то значи да је на свакој адреси складиштено 8 битова података.
- Број адресних локација се описује помоћу променљиве М. Укупна величина меморије се обично наводи речима "М×N". На пример, ако имамо меморијски систем 16×8, што значи да постоји 16 адресних локација, свака способна да складишти 1 бајт података. Ова меморија би имала капацитет од 16×8 = 128 бита.
- Пошто је адреса имплементирана као бинарни код, број линија у адресној магистрали (n) ће диктирати број адресних локација које меморијски систем има  $(M=2^n)$ .
- Следећа слика приказује како се подаци смештају у меморији. Ово се назива модел мапирања меморије.

Memory Map Model

"M" Address
Locations

Address

Data

N-1 . . . 2 1 0

N-Bit Data Words

data1

data2

Bit positions within the data words

## Класификација меморија (1)

- 3. врсте класификације:
  - Volatile Nonvolatile меморија,
  - ROM R/W меморија,
  - RAM SAM мемрија.
- Меморија је класификована у две категорије у зависности од тога да ли може да складишти информације када је напајање искључено или не.
- Термин постојана (nonvolatile) се користи за опис меморије која чува информације и када се искључи напајање, док се термин привремена (volatile) користи за описивање меморије која губи информације када се напајање уклони.
- Историјски гледано, привремена меморија је у стању да ради већим брзинама у поређењу са постојаном меморијом, па се користи као примарни механизам за складиштење док ради дигитални систем.
- Постојана меморија је неопходна да би се чувале потребне операције за рад дигиталног система, као што су покретање, упутства, оперативни систем и апликације.

## Класификација меморија (2)

- Меморија се такође може класификовати у две категорије с обзиром на то како се подацима приступа.
- Меморија само за читање (ROM- Read Access Memory) је меморија у коју се не може уписивати током нормалног рада система.
- Ова врста меморије је корисна за чување критичних системских информација или програма који се не мењају док у току рада система.
- Меморија за читање/писање (R/W Read/Write Memory) се односи на меморију у која се може читати и у коју се може уписивати у току нормалног рада система и користи се за чување привремених података и променљивих.
- Меморија са случајним приступом (RAM Random Access Memory) описује меморију у којој се било којој локацији у систему може приступити у било ком тренутку.
- Супротно овоме меморија (SAM Sequential Access Memory) има секвенцијални приступ, у којој нису одмах доступне све локације адреса. Пример система меморије са секвенцијалним приступом је магнетна трака. Да би се приступило жељеној адреси у овом систему, калем траке се мора окретати до адресе где се налазе подаци.
- Већина полупроводничке меморије у модерним системима има случајни приступ.
- Термини RAM и ROM су усвојени, донекле нетачно, да опишу групе меморија са различитим понашањем. Док термин ROM технички описује систем у који не може да се врши упис, попримио је додатну асоцијацију да буде термин за описивање трајне меморије. Док термин RAM технички описује како се подацима приступа, он је попримио додатну асоцијацију да буде термин за описивање меморије за читање/писање.

## **ROM** архитектура (1)

- Једна од најчешћих технологија која се користе за складиштење дигиталних информација.
- Адресни декодер се користи за приступ појединачним речима података унутар меморијског система. Декодер адресе издваја једну и само једну линију речи (WL) за сваку јединствену бинарну адресу која се доводи на његов улаз. Ова операција је идентична "binary-to-one-hot" декодеру.
- За n-битну адресу, декодер може приступити 2<sup>n</sup> или M речи у меморији.
- Редови речи се историјски издвајау хоризонтално преко меморијског низа и често се називају линије редова, а декодер речи често се назива декодер реда.
- Линије битова (BL) се издвајау вертикално у односу на линије речи како би се обезбедили појединачни приступи меморији битова на пресеку линија бита и речи. Ове линије обично пролазе вертикално кроз меморијски низ; тако се често називају колоне линија. Излаз меморијског система (тј. Data\_Out) се добија помоћу адресе и затим читање речи из бафера са бит линијама.
- Када систем обезбеди појединачни приступ биту, реду или приступ више речи података које деле линију реда, декодер колоне се користи за рутирање одговарајуће битне линије до излазног порта података.
- $\circ$  У низу ROM-ова, свака линија битова садржи pull-up мрежу ка  $V_{CC}$ -у. Ово пружа могућност складиштења логичке 1 на свим локацијама унутар низа.
- Ако је логичка 0 пожељна на одређеној локацији, користи се NMOS транзистор. Гејт NMOS-а је повезан са одговарајућом линијом речи и дрејн NMOS-а је повезан са бит-ском линијом. Приликом читања, један ред речи се издваја и укључује NMOS транзистор. Ово повлачи битну линију на GND и производи логичку 0 на излазу.
- Када је NMOS транзистор искључен, бит линија остаје на логици 1 због pull-up мреже.
- На следећој слици је приказана основна архитектура ROM-а.

## **ROM** архитектура (2)



## **ROM** архитектура (3)



## **ROM** архитектура (4)



### **SRAM**

- Статичка меморија са случајним приступом (SRAM) је полупроводничка технологија која складишти информације помоћу унакрсне повратне спреге претварача. Слика показује шему за основну SRAM ћелију за складиштење.
- У овој конфигурацији, два транзистора за приступ (М1 и М2) се користе за читање и писање из меморијске ћелије. Ћелија има два комплементарна порта која се зову Вit Line (BL) и Bit Line' (BLn). Због функције инвертовања повратне спреге, ова два порта ће увек бити допуњавање једна друге. Овакво понашање је корисно јер се ове две линије могу поредити једна са другом да би се одредила вредност података.
- Ово омогућава да се нивои напона који се користе у ћелији снизе, а да се и даље може детектовати сачувана вредност податка.
- Линије речи се користе за контролу приступних транзистора. Овај елемент за складиштење користи 6 CMOS транзистора за имплементацију и често се назива 6 Т конфигурација.
- Предност ове меморијске ћелије је што има веома брзе перформансе у поређењу са другим подсистемима због његове основне технологије као једноставни CMOS транзистори.
- SRAM ћелије се обично имплементирају на исти IC супстрат као и остатак система, што омогућава потпуну интеграцију са системом. SRAM ћелије се користе за кеш меморију у рачунарском систему.

## SRAM елемент за складиштење



## SRAM меморијски систем

- Да би се изградио SRAM меморијски систем, ћелије су распоређене у низу.
- Слика приказује топологију 4 × 4 SRAM низа. У овој конфигурацији, линије речи се деле хоризонтално преко низа како би се обезбедило адресирање. Декодер адресе се користи за претварање бинарно кодиране адресе у одговарајуће вредности линија речи.
- N ћелија за складиштење је повезано за ред речи да обезбеди жељену ширину речи података. Битне линије се деле вертикално преко низа да би се обезбедио приступ подацима (или читање или писање).
- Контролер линије података управља да ли се подаци читају или уписују у ћелије на основу екстерног сигнала за омогућавање писања (WE). Када се постави WE (WE = 1), подаци ће бити уписани у ћелије. Када се WE поништи (WE = 0), подаци ће бити прочитани из ћелија.
- Контролер линије података такође управља одређивањем исправно прочитане логичке вредности из ћелија упоређивањем BL са BLn.
- Како се више ћелија додаје битним линијама, величина сигнала коју покрећу ћелије за складиштење смањује се због додатног оптерећења осталих ћелија. Овде имамо комплементарне податке сигнала (BL и BLn) је предност јер ово ефективно удвостручује величина излаза ћелије за складиштење.
- Обрада поређења BL са BLn се врши коришћењем диференцијалног појачавача који производи потпуни логички ниво излаза чак и када су долазни сигнали веома мали.

## SRAM топологија



## SRAM - упис



## SRAM - читање



## Асинхрони ROM y VHDL-y

#### Example: Behavioral Model of a 4x4 Asynchronous Read Only Memory in VHDL



```
library ieee;
use ieee.std logic 1164.all;
                                     The numeric_std package is required to provide a type
use ieee.numeric std.all; -
                                     conversion between std_logic_vector and unsigned.
entity rom 4x4 async is
             (address : in std logic vector(1 downto 0);
             data out : out std logic vector(3 downto 0));
end entity;
architecture rom 4x4_async_arch of rom_4x4_async is
  type ROM type is array (0 to 3) of std logic vector(3 downto 0);
                                                                A VHDL "array" is
  constant ROM : ROM type := (0
                                           => "1110",
                                                                used to define the
                                           => "0010",
                                           => "1111".
                                                                MxN memory size.
                                           => "0100"):
                                                          A constant is declared that is
  begin
                                                          of size MxN and is initialized
    data out <= ROM( to integer (unsigned (address) ) );
                                  Since the ROM constant requires indices of type integer
end architecture;
                                  but the address is in std_logic_vector, a type conversion
                                  is required. The std logic vector is first converted to
                                  unsigned using a conversion from the numeric std
                                  package. The unsigned value is then converted to an
                                  integer using the to integer cast.
```



data\_out is updated immediately when the address is changed.

# Синхрони ROM y VHDL-у

#### Example: Behavioral Model of a 4x4 Synchronous Read Only Memory in VHDL



```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity rom 4x4 sync is
            (clock
                       : in std logic;
  port
             address : in std logic vector(1 downto 0);
             data out : out std_logic_vector(3 downto 0));
end entity;
architecture rom 4x4 sync arch of rom 4x4 sync is
  type ROM type is array (0 to 3) of std logic vector(3 downto 0);
  constant ROM : ROM type := (0
                                        => "1110",
                                        => "0010",
                                        => "1111"
                                        => "0100");
  begin
                                         To model synchronous behavior, the clock is
                                         placed in the sensitivity list, and a rising edge
   MEMORY : process (clock)
                                         condition is used to trigger the assignment.
     begin
       if (clock'event and clock='1') then
          data_out <= ROM( to_integer(unsigned(address) ) );
      end if:
   end process;
                                         When there is not a clock edge, the memory
                                         will hold its last output on data out.
end architecture;
```



output until a rising edge of clock.

doesn't know what the output should be.

## Aсинхрони R/W y VHDL-y

Example: Behavioral Model of a 4x4 Asynchronous Read/Write Memory in VHDL





## Синхрони R/W y VHDL-y









Reads are performed on the rising edge of clock when WE=0.

Data is written on the rising edge of clock when WE=1.